Národní úložiště šedé literatury Nalezeno 4 záznamů.  Hledání trvalo 0.01 vteřin. 
Modelling and simulation of analog circuits in FPGA
Kotulič, Dominik ; Fujcik, Lukáš (oponent) ; Dvořák, Vojtěch (vedoucí práce)
Bachelor thesis is focused on seeking a suitable calculation algorithm of an exponential function which could be suitably implemented in ASIC and FPGA circuits. The first part of the thesis is aimed at brief clarifying of the issue of transients in accumulation circuits and their modelling in the program PSpice. The second part deals with seeking ways of model proposals of the exponential function appropriate for the implementation in ASIC and FPGA circuits. Subsequently, in the final part of the thesis we designed and tested two calculation algorithms of the model of the exponential function that are implemented for floating point numbers.
Generátor harmonických signálů pro simulaci modelů analogových obvodů
Tománek, Jakub ; Pristach, Marián (oponent) ; Dvořák, Vojtěch (vedoucí práce)
Cílem této práce je prozkoumat možnosti generování diskrétního harmonického signálu na obvodu ASIC a FPGA za účelem simulace analogových obvodů. V teoretické části jsou rozebrány vybrané algoritmy, které se nejvíce hodí pro tuto aplikaci. V praktické části jsou jednotlivé algoritmy realizovány a je určen vhodný algoritmus pro danou aplikaci s ohledem na požadované vlastnosti signálu.
Generátor harmonických signálů pro simulaci modelů analogových obvodů
Tománek, Jakub ; Pristach, Marián (oponent) ; Dvořák, Vojtěch (vedoucí práce)
Cílem této práce je prozkoumat možnosti generování diskrétního harmonického signálu na obvodu ASIC a FPGA za účelem simulace analogových obvodů. V teoretické části jsou rozebrány vybrané algoritmy, které se nejvíce hodí pro tuto aplikaci. V praktické části jsou jednotlivé algoritmy realizovány a je určen vhodný algoritmus pro danou aplikaci s ohledem na požadované vlastnosti signálu.
Modelling and simulation of analog circuits in FPGA
Kotulič, Dominik ; Fujcik, Lukáš (oponent) ; Dvořák, Vojtěch (vedoucí práce)
Bachelor thesis is focused on seeking a suitable calculation algorithm of an exponential function which could be suitably implemented in ASIC and FPGA circuits. The first part of the thesis is aimed at brief clarifying of the issue of transients in accumulation circuits and their modelling in the program PSpice. The second part deals with seeking ways of model proposals of the exponential function appropriate for the implementation in ASIC and FPGA circuits. Subsequently, in the final part of the thesis we designed and tested two calculation algorithms of the model of the exponential function that are implemented for floating point numbers.

Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.